FPGA Software Validation Engineer
上海莱迪思半导体有限公司
- 公司规模:150-500人
- 公司性质:外资(欧美)
- 公司行业:电子技术/半导体/集成电路
职位信息
- 发布日期:2017-06-20
- 工作地点:上海-闵行区
- 招聘人数:若干人
- 学历要求:本科
- 语言要求:英语 良好
- 职位月薪:1-2万/月
- 职位类别:IC验证工程师
职位描述
职位描述:
Accountabilities:
- Understand Lattice FPGA architecture as well as competitor’s
- Well known the process flow of EDA tools for FPGA
- Well known EDA SW validation method and process
- Write test cases in Verilog/VHDL to verify key features during software development
- Software product benchmarking compared to competitor
- Responsible for new FPGA device evaluation
- Responsible for Lattice software product validation and verification
- Responsible for root cause analysis on quality of results (QoR)
- Responsible for static timing analysis (STA) on QoR benchmarking
- Responsible for synthesis tool evaluation and verification vs B35 party vendor
- Provide QA testing report and analysis report
Required Skills:
- Skill in digital logic circuits design with FPGA application
- Skill in Verilog/VHDL coding
- Familiar with FPGA technologies, preferably Lattice
- Experience in applying EDA tools such as Diamond, ISE/Vivado or QuartusII
- Experience in synthesis tools application as well as simulation tools
- Experience in script language (Python, Perl, Tcl or Shell and etc.).
- Good written and verbal communication skills in English
举报
分享
Accountabilities:
- Understand Lattice FPGA architecture as well as competitor’s
- Well known the process flow of EDA tools for FPGA
- Well known EDA SW validation method and process
- Write test cases in Verilog/VHDL to verify key features during software development
- Software product benchmarking compared to competitor
- Responsible for new FPGA device evaluation
- Responsible for Lattice software product validation and verification
- Responsible for root cause analysis on quality of results (QoR)
- Responsible for static timing analysis (STA) on QoR benchmarking
- Responsible for synthesis tool evaluation and verification vs B35 party vendor
- Provide QA testing report and analysis report
Required Skills:
- Skill in digital logic circuits design with FPGA application
- Skill in Verilog/VHDL coding
- Familiar with FPGA technologies, preferably Lattice
- Experience in applying EDA tools such as Diamond, ISE/Vivado or QuartusII
- Experience in synthesis tools application as well as simulation tools
- Experience in script language (Python, Perl, Tcl or Shell and etc.).
- Good written and verbal communication skills in English
职能类别: IC验证工程师
关键字: FPGA fpga 软件验证 软件测试 software validation
公司介绍
莱迪思半导体公司是从事世界上最先进的超大规模可编程逻辑器件及相应的EDA软件系统的研究、设计、开发、生产的专业公司之一,是在系统可编程技术(In System Programmability,简称ISP)及器件的发明者和供应商,是世界上三大可编程逻辑器件供应商之一。
莱迪思半导体公司提供业界***范围的可编程逻辑器件(PLD),包括:现场可编程门列阵(FPGA)、复杂的可编程逻辑器件(CPLD)、混合信号电源管理器、时钟发生器件。莱迪思还提供业界领先的SERDES产品。
莱迪思不断地以针对系统设计的全方位的解决方案来为其客户提供最多最棒的东西,包括无以伦比的高性能、非易失、低成本的FPGA产品线。
莱迪思通过一个分布广泛的独立销售代理和分销商网络,把产品销往全世界,其产品主要针对通讯、计算机、工业、消费品、汽车、医疗和军事领域终端市场的OEM客户。
上海莱迪思半导体有限公司是美国莱迪思半导体公司于1993年6月经中国政府批准在上海独资建立的设计开发中心,拥有世界一流的设备和工作环境。公司员工大多数具有硕士以上学位或高级职称。公司主要从事世界一流FPGA、CPLD器件及相应电子设计自动化软件(EDA Software)的设计开发,并向中国大陆以及亚洲其他国家与地区的莱迪思用户提供技术应用支持、培训和咨询服务。
莱迪思半导体公司提供业界***范围的可编程逻辑器件(PLD),包括:现场可编程门列阵(FPGA)、复杂的可编程逻辑器件(CPLD)、混合信号电源管理器、时钟发生器件。莱迪思还提供业界领先的SERDES产品。
莱迪思不断地以针对系统设计的全方位的解决方案来为其客户提供最多最棒的东西,包括无以伦比的高性能、非易失、低成本的FPGA产品线。
莱迪思通过一个分布广泛的独立销售代理和分销商网络,把产品销往全世界,其产品主要针对通讯、计算机、工业、消费品、汽车、医疗和军事领域终端市场的OEM客户。
上海莱迪思半导体有限公司是美国莱迪思半导体公司于1993年6月经中国政府批准在上海独资建立的设计开发中心,拥有世界一流的设备和工作环境。公司员工大多数具有硕士以上学位或高级职称。公司主要从事世界一流FPGA、CPLD器件及相应电子设计自动化软件(EDA Software)的设计开发,并向中国大陆以及亚洲其他国家与地区的莱迪思用户提供技术应用支持、培训和咨询服务。
联系方式
- 公司地址:地址:span田林路1036号17号楼