Senior ASIC Verification Engineer
芯原微电子(上海)有限公司
- 公司规模:500-1000人
- 公司性质:外资(欧美)
- 公司行业:电子技术/半导体/集成电路
职位信息
- 发布日期:2019-11-15
- 工作地点:上海-浦东新区
- 招聘人数:若干人
- 工作经验:5-7年经验
- 学历要求:招若干人
- 语言要求:不限
- 职位类别:集成电路IC设计/应用工程师 IC验证工程师
职位描述
Responsibilities:
1. Understanding the expected functionality of designs.
2. Developing testing and regression plans.
3. Designing and developing verification environment.
4. Running RTL and gate-level simulations/regression.
5. Code/functional coverage development, analysis and closure.
Requirements:
1. Minimum of 3 years design/verification experience (test plan, test bench, assertions, debugging designs, code coverage etc.).
2. Knowledge in ASIC/FPGA design process and verification tools/env ( UVM/OVM…).
3. Familiar with design and verification languages (Verilog, System Verilog, SVA etc.).
4. Scripting and automation skills (tcl, perl,python, makefile etc) is a plus.
5. Familiar with C/C++.
6. Knowledge of DDR/Video/ARM/USB/PCIE is a plus.
7. Experience in CPU/DSP/Video verification, including test plan and test bench development, test case development and test coverage assessment. and Knowledge of computer architecture and micro-architecture (pipeline, out-of-order, cache) is a plus.
8. Additional qualifications include: Good IC verification skills and basic knowledge of logic or circuit design, good communication and problem solving skills.
9. Independent and self-managing.
公司介绍
芯原的SiPaaS解决方案可缩短设计周期、提高产品质量和降低风险。宽泛和灵活的SiPaaS解决方案为包含新兴和成熟半导体厂商、原始设备制造商(OEMs)、原始设计制造商(ODMs),以及大型互联网平台提供商在内的各种客户类型提供极具吸引力的半导体产品替代解决方案。
芯原的芯片平台包括可授权的Vivante GPU核和视觉图像处理器,基于ZSP®(数字信号处理器核)的高清音频、高清语音平台和多频多模无线平台, Hantro高清视频平台,可穿戴设备平台,物联网(IoT)平台,面向语音、手势和触摸界面的混合信号自然用户界面(NUI)平台。芯原的一站式芯片定制服务所涵盖的内容包括:面向一系列宽泛的工艺制程节点(含28nm和22nm FD-SOI、FinFET等先进工艺节点),结合自身技术解决方案和增值的混合信号IP组合所提供的设计服务,以及为系统级芯片(SoC)和系统级封装(SiP)所提供的产品设计及工程服务。
芯原成立于2001年,总部位于中国上海。
联系方式
- 公司地址:地址:span松涛路560号张江大厦